|
| | Модуль цифровой обработки сигналов XDSP-3PC
Модуль XDSP-3PC предназначен для построения многоканальных систем цифрового радиоприёма и локации в промышленном исполнении на базе шины PCI 32 бита. Гибкая конфигурация модуля, сочетающая производительность ПЛИС Xilinx семейства Virtex-E и гибкость ЦПОС Texas Instruments TMS320C6202, позволяет эффективно реализовать практически весь спектр алгоритмов обработки цифровых сигналов, начиная от высокоскоростного аналого-цифрового преобразования и цифровой фильтрации до многоканального спектрального анализа и двумерной обработки изображений, а наличие на модуле одновременно АЦП и ЦАП значительно облегчает создание сквозных систем цифровой обработки аналоговых сигналов.
| |
Возможные области применения:
| | многоканальный цифровой радиоприём | | | широкополосные системы связи | | | сверхвысокопроизводительная цифровая обработка сигналов | | | радиолокация, в том числе ФАР | | | системы цифрового наблюдения и анализа радиосигналов |
| |
Особенности:
| | системная шина PCI 2.1 33/66МГц 32бита Slave, Master/Slave (опция) | | | до 2,5 млн. вентилей в ПЛИС Xilinx серии Virtex-E | | | системная тактовая частота ПЛИС Virtex-E - до 250МГц | | | пиковая производительность модуля (XC2000E-8):
| | до 100 млрд. МАС на 8-разрядных операндах | | | до 23 млрд. МАС на 16-разрядных операндах | | | до 4 млрд. МАС на 32-разрядных операндаx |
| | | ЦПОС Texas Instruments TMS320C6202 BGA352 с частотой до 250МГц | | | два банка ZBT SRAM до 512Кх32 5нс | | | SDRAM до 128МБит на шине EMIF ЦПОС | | | FLASH-память до 64МБит | | | четыре канала АЦП 12бит/80-105MSPS | | | два канала ЦАП 14бит 125МГц | | | до 48 буферизованных линий цифрового ввода-вывода | | | высокоскоростной компаратор тактового ввода свыше 100МГц | | | контроль температуры ПЛИС, ЦПОС и окружающей среды | | | порт JTAG IEEE 1149.1 для ПЛИС и ЦПОС | | | конфигурация ПЛИС и ЦПОС через PCI и из встроенной FLASH-памяти | | | варианты модуля в коммерческом и индустриальном исполнении (-40÷+85°С) | | | HDL-ориентированный маршрут проектирования |
Поставляемые конфигурации:
Поставляемый модуль конфигурируется в соответствии с опциями поставки:
Базовая конфигурация:
| | служебная ПЛИС типа CPLD XC95288XL с FLASH конфигурации 32МБит | | | кварцевый генератор 48МГц 50ppm | | | импульсный источник питания ядра ПЛИС и ЦПОС +1.8В | | | схема термоконтроля ПЛИС и температуры среды |
Опции поставки:
2000E6 | тип ПЛИС Virtex-E в BG560/градация её быстродействия | DSP200 | процессор TMS320C6202 с частотой 200 либо 250МГц | 4A105AR | число каналов АЦП 12 бит (от 1 до 4)/предельная частота тактирования (80 или 105MSPS)/вход открытый (D) или закрытый (A)/входной диапазон ±1В (R) или 0÷+2В (V) | СA | наличие компаратора и входа внешнего тактирования/вход открытый (D) или закрытый (A) с неоперативной регулировкой порога срабатывания | 2D | число каналов ЦАП (1 или 2) 14бит до 125MSPS/выходной пассивный ФНЧ с частотой среза 60МГц (60) или 40МГц(40), либо другой по согласованию | IOE | наличие цифрового порта ввода-вывода 6x8 бит | S128 | наличие SDRAM ЦПОС 128МБит | 2Z16P5 | количество банков ZBT (1, 2)/объём банка (4, 8, 16МБит)/конвейер 1 или 2 такта (Flow-through, Pipelined)/быстродействие, нс (5 или 6) | Q52.000 | установка кварцевого генератора с частотой, отличной от 48МГц |
Программное обеспечение комплекта поставки:
| | комплексный тестовый VHDL-проект САПР ISE | | | ядро контроллера PCI 33МГц 32 бита Slave (VHDL), Master/Slave - опция | | | комплект драйверов под Windows 98/Me/NT4.0/2000, Linux | | | тестовое программное обеспечение под Windows |
|
|
|