| | поддержка Plug&Play PCI 2.2 33МГц/32бита Master/Slave, 66МГц/64бита Master/Slave (опционально). |
| | ряд устанавливаемых ПЛИС в корпусе BG560:
| | XCV400E - XCV2000E Xilinx серии Virtex-E | | | XCV400 - XCV1000 Xilinx серии Virtex |
|
| | сигнальное окружение шины PCI 3.3В либо 5В в случае установки ПЛИС Virtex и 3.3В в случае установки ПЛИС Virtex-E |
| | системная тактовая частота ПЛИС Virtex-E - до 250МГц |
| | три независимых банка 5 нс ZBT SRAM 512Кх32 |
| | возможность установки вместо одной ZBT двух независмых банков SRAM 64Кх16 10нс каждый |
| | FLASH-память конфигурации ПЛИС объёмом 16МБит |
| | два канала АЦП 12бит 80/105МГц со входным диапазоном ± 1В на 50Ом |
| | семь каналов АЦП 12бит 9мкс со входным диапазоном ± 10В на 20кОм |
| | служебный канал АЦП контроля окружающей температуры |
| | четыре канала ЦАП 12 бит 10мкс с выходным размахом 0 ё 5В |
| | высокоскоростной компаратор внешнего тактирования АЦП |
| | 63 линии двунаправленного ввода-вывода с поразрядным управлением направлением передачи на 4-х внешних разъёмах. Стандарт сигналов ТТЛ/КМОП 5В с предельным током нагрузки 24мА |
| | порт JTAG IEEE 1149.1 |
| | HDL-ориентированный маршрут проектирования |