"ЭЛКОС"   sales@elkos.com.ua  +38(044) 503-22-90,  
 
Продукты | Поддержка 

 
Модули
Flash-память
Отладочные средства

Модуль цифровой обработки сигналов XDSP-ADCU

Модуль XDSP-ADCU предназначен для высокоскоростного ввода в ПЭВМ аналоговых видео/радиочастотных данных с возможностью высокопроизводительной цифровой обработки сигналов на базе ПЛИС фирмы Xilinx серии Virtex-E. Модуль реализует два канала АЦП 12бит 80/105МГц. Кроме того, благодаря наличию свыше 60-ти цифровых линий дискретного ввода-ввода, а также 4-х каналов низкоскоростных ЦАП, 7-ми каналов низкоскоростных АЦП, модуль наряду с функцией обработки высокоскоростных каналов может решать задачи управления первичными сигнальными трактами и рядом сервисных устройств.

 

Структура модуля


Возможные области применения:

  высокопроизводительная цифровая обработка сигналов
  цифровой квадратурный радиоприём
  радиолокация
  системы автоматизированного управления

 


Особенности:

  поддержка Plug&Play PCI 2.2 33МГц/32бита Master/Slave, 66МГц/64бита Master/Slave (опционально).
  ряд устанавливаемых ПЛИС в корпусе BG560:
  XCV400E - XCV2000E Xilinx серии Virtex-E
  XCV400 - XCV1000 Xilinx серии Virtex
  сигнальное окружение шины PCI 3.3В либо 5В в случае установки ПЛИС Virtex и 3.3В в случае установки ПЛИС Virtex-E
  системная тактовая частота ПЛИС Virtex-E - до 250МГц
  три независимых банка 5 нс ZBT SRAM 512Кх32
  возможность установки вместо одной ZBT двух независмых банков SRAM 64Кх16 10нс каждый
  FLASH-память конфигурации ПЛИС объёмом 16МБит
  два канала АЦП 12бит 80/105МГц со входным диапазоном ± 1В на 50Ом
  семь каналов АЦП 12бит 9мкс со входным диапазоном ± 10В на 20кОм
  служебный канал АЦП контроля окружающей температуры
  четыре канала ЦАП 12 бит 10мкс с выходным размахом 0 ё 5В
  высокоскоростной компаратор внешнего тактирования АЦП
  63 линии двунаправленного ввода-вывода с поразрядным управлением направлением передачи на 4-х внешних разъёмах. Стандарт сигналов ТТЛ/КМОП 5В с предельным током нагрузки 24мА
  порт JTAG IEEE 1149.1
  HDL-ориентированный маршрут проектирования

Поставляемые конфигурации:

Поставляемый модуль конфигурируется в соответствии с опциями поставки:

Базовая конфигурация:

  служебная ПЛИС типа CPLD XC95288XL с FLASH конфигурации 16МБит
  опорный кварцевый генератор 48МГц 50ppm
  импульсный источник питания ядра ПЛИС

Опции поставки:

2000E6тип ПЛИС Virtex/Virtex-E в BG560/градация её быстродействия
2A105Aчисло каналов АЦП 12 бит (1 или 2)/предельная частота тактирования (80 или 105MSPS)/вход открытый (D) или закрытый (A). Входной диапазон фиксированный ±1В. Включает установку компаратора и входа внешнего тактирования.
ASустановка медленного АЦП 12бит 9мкс 7 каналов. Включает установку датчика внешней температуры на 8-ом канале АЦП. Диапазон входных cигналов ± 10В при входном сопротивлении 20кОм.
DSустановка медленного ЦАП 12бит 10мкс 4 канала. Диапазон выходных сигналов ЦАП 0 - 5В на нагрузке 2кОм.
DIOустановка 5В CPLD Xilinx управления внешними цифровыми портами, а также 4-х разъёмов цифровых портов.
3Z8P6количество банков ZBT SRAM (от 1 до 3)/объём банка (4, 8, 16МБит)/быстродействие, нс (5, 6). Установку двух банков SRAM 64Kx16 вместо одной из ZBT SRAM необходимо обговаривать отдельно.
Q65.000установка кварцевого генератора произвольной частоты, отличной от 48МГц и стабильностью не хуже 50ppm.

Программное обеспечение комплекта поставки:

  комплексный тестовый VHDL-проект САПР ISE
  ядро контроллера PCI 33МГц 32 бита Slave (VHDL), Master/Slave - опция
  комплект драйверов под ОС Windows NT4.0/2000/XP
  тестовое программное обеспечение под Windows

За дополнительной документацией обращайтесь на  sales@elkos.com.ua

    
Адрес для контактов: sales@elkos.com.ua